系統(tǒng)解決方案
Brite 16Gbps PCIe PHY和控制器解決方案提供了高效的互連,在PPA方面具有明顯的優(yōu)勢。該系統(tǒng)可以支持短距離或長距離通道,以滿足大量的應(yīng)用場景。除了具有高線速的PHY的高性能外,低延遲也是Brite 16 Gbps PCIe PHY的一個關(guān)鍵特征。該PHY支持2.5Gbps至16Gbps的數(shù)據(jù)速率,可以覆蓋PCIe Gen4.0/3.0/2.0/1.0。 共用的LC-PLL時鐘生成器可以為多達8個數(shù)據(jù)通道提供高速時鐘,數(shù)據(jù)通道的數(shù)量可以進行靈活的宏觀配置,例如1x、2x、4x、8x。PCIe PHY的頂層框圖見圖1。
Brite PCIe控制器到AXI架構(gòu)如圖2所示。它在PCI Express和最新版本的AXI協(xié)議之間提供了一個高性能、易于使用的互連解決方案。它繼承了領(lǐng)先的架構(gòu),具有內(nèi)置DMA的AXI用戶界面,符合AMBA® AXI3和AXI4規(guī)范。
圖1 Brite PCIE PHY框圖
圖2 : PCIE 控制器 到 AXI 架構(gòu)
控制器特性:
x1, x2, x4, x8, x16 PCI Express核心
支持每通道2.5、5.0、8.0和16.0的鏈接速率
8位、16位、32位、64位和128位PIPE接口
符合PCI Express的PHY接口(PIPE),符合修訂版4.4.1
符合PCI Express®基礎(chǔ)規(guī)范修訂版4.0 v1.0
4 KByte最大有效載荷
1個虛擬通道(VC)
支持通道反轉(zhuǎn)
集成時鐘域交叉(CDC),支持用戶選擇的橋接頻率
可選的AXI4-Lite從屬接口用于網(wǎng)橋配置
用于外部寄存器配置的可選AXI4-Lite主接口
PHY特性:
金屬堆棧1P9M,及以上
1.5字時鐘的恒定延遲
最大 35db 插入損耗支持
靈活的宏配置
單個CMU最大支持x8
支持所有主要校準(zhǔn)和自適應(yīng)過程的自適應(yīng),以獲得穩(wěn)定的性能
支持對所有自動適應(yīng)過程的軟件控制和重寫
支持共用參考時鐘和無SSC(SRNS)的獨立參考時鐘
支持SSC
獨立參考時鐘模式的最大+/-300ppm頻率偏移
用于RX性能和TX-to-RX回路性能的片上眼圖監(jiān)測邏輯
支持鏈接EQ訓(xùn)練的DIR模式(PIPE)
- 實現(xiàn)了RX眼圖監(jiān)控
完全符合PCIE Express Base 4.0,PCI Express Base 3.1/2.1/1.1電氣規(guī)范
符合PIPE修訂版4.4.1
不同的回路模式:近端串聯(lián),遠(yuǎn)端并聯(lián)